3.5. Технология

3.5.

Технология

3.5.1.

Технологии в соответствии с общим технологическим примечанием к настоящему списку для разработки или производства оборудования, определенного в пункте 3.1 или 3.2, или материалов, определенных в пункте 3.3

Примечание.

Пункт 3.5.1 не применяется:

а) к технологиям для оборудования (систем) или компонентов, определенных в пункте 3.1.3;

б) к технологиям для интегральных схем, определенных в пунктах 3.1.1.1.3 - 3.1.1.1.10 и имеющих все следующее:

использующих технологии при разрешении 0,130 мкм или выше (хуже); и

содержащих многослойные структуры с тремя металлическими слоями или менее;

в) к инструментарию по технологической подготовке производства до тех пор, пока он не включает в себя библиотеки, выполняющие функции или включающие технологии для изделий, определенных в пункте 3.1.1

Техническое примечание.

К инструментарию по технологической подготовке производства относится пакет программного обеспечения, предоставленный производителем полупроводников, предназначенный для гарантирования того, что приняты во внимание требуемые практики и правила для успешного производства интегральных схем определенного дизайна в определенном полупроводниковом процессе в соответствии с технологическими и производственными ограничениями (каждый процесс производства полупроводников имеет свой собственный инструментарий по технологической подготовке производства)

3.5.2.

Технологии в соответствии с общим технологическим примечанием к настоящему списку другие по сравнению с теми, которые определены в пункте 3.5.1, для разработки или производства ядра микросхем микропроцессора, микроЭВМ или микроконтроллера, имеющих арифметико-логическое устройство с длиной выборки 32 бит или более и любые из нижеприведенных особенностей или характеристик:

а) блок векторного процессора, предназначенный для выполнения более двух вычислений с векторами для операций с плавающей запятой (одномерными 32-разрядными или более массивами) одновременно

Техническое примечание.

Блок векторного процессора является процессорным элементом со встроенными операторами, которые выполняют многочисленные вычисления с векторами для операций с плавающей запятой (одномерными 32-разрядными или более массивами) одновременно, имеющим, по крайней мере, одно векторное арифметико-логическое устройство и векторные регистры с числом элементов не менее 32 в каждом;

б) разработанных для выполнения более четырех 64-разрядных или более операций с плавающей запятой, проходящих за цикл; или

в) разработанных для выполнения более восьми 16-разрядных операций умножения с накоплением с фиксированной запятой, проходящих за цикл (например, цифровая обработка аналоговой информации, которая была предварительно преобразована в цифровую форму, также известная как цифровая обработка сигналов)

Технические примечания:

1. Для целей подпунктов "а" и "б" пункта 3.5.2 плавающая запятая определяется в соответствии со стандартом IEEE-754.

2. Для целей подпункта "в" пункта 3.5.2 фиксированная запятая относится к моноширинному действительному числу одновременно с целым и дробным числами и не включает в себя исключительно целые числа

Примечания:

1. Пункт 3.5.2 не применяется к технологиям мультимедийных расширений.

2. Пункт 3.5.2 не применяется к технологиям ядер микропроцессоров, имеющих все следующее:

использующих технологии с разрешением 0,130 мкм или выше (хуже); и

содержащих многослойные структуры с пятью или менее металлическими слоями.

3. Пункт 3.5.2 включает технологии для разработки или производства процессоров цифровой обработки сигналов и цифровых матричных процессоров

3.5.3.

Прочие технологии разработки или производства:

а) вакуумных микроэлектронных приборов;

б) полупроводниковых электронных приборов на гетероструктурах, таких как транзисторы с высокой подвижностью электронов, биполярных транзисторов на гетероструктуре, приборов с квантовыми ямами или приборов на сверхрешетках

Примечание.

Подпункт "б" пункта 3.5.3 не применяется к технологиям для транзисторов с высокой подвижностью электронов (ТВПЭ), работающих на частотах ниже 31,8 ГГц, и биполярных транзисторов на гетероструктуре (ГБТ), работающих на частотах ниже 31,8 ГГц;

в) сверхпроводящих электронных приборов;

г) подложек из алмаза для электронных компонентов;

д) подложек из структур кремния на диэлектрике (КНД-структур) для интегральных схем, в которых диэлектриком является диоксид кремния;

е) подложек из карбида кремния для электронных компонентов;

ж) электронных вакуумных ламп, работающих на частотах 31,8 ГГц или выше;

з) подложек из оксида галлия для электронных компонентов

(в ред. Постановления Правительства РФ от 26.01.2023 N 105)

(см. текст в предыдущей редакции)

3.5.4.

Технологии, требуемые для резки, шлифовки и полировки кремниевых пластин диаметром 300 мм в целях достижения вычисленного методом наименьших квадратов расстояния от передней поверхности контактной площадки в 20 нм или менее для любой контактной площадки размером 26 мм x 8 мм на передней поверхности пластины и отклонения краев 2 мм или менее

Техническое примечание.

Для целей пункта 3.5.4 расстояние от передней поверхности контактной площадки, вычисленное методом наименьших квадратов, - расстояние максимального и минимального отклонения от передней эталонной плоскости, вычисленное методом наименьших квадратов со всеми данными о передней поверхности, включая границы площадки в пределах контактной площадки