4.5. Технология
Технологии в соответствии с общим технологическим примечанием для разработки, производства или применения оборудования или программного обеспечения, определенного в пункте 4.1 или 4.4 соответственно |
||
Технологии иные, чем определенные в пункте 4.5.1, специально разработанные или модифицированные для разработки или производства: |
||
а) цифровых ЭВМ, имеющих приведенную пиковую производительность (ППП), превышающую 24 взвешенных ТераФЛОПС (ВТ); или |
||
б) электронных сборок, специально разработанных или модифицированных для повышения производительности путем объединения процессоров таким образом, чтобы ППП объединенных сборок превышала пороговое значение, указанное в подпункте "а" пункта 4.5.2 |
||
(в ред. Постановления Правительства РФ от 16.03.2024 N 308) (см. текст в предыдущей редакции) |
||
Технологии для разработки программного обеспечения несанкционированного доступа в компьютерные сети |
||
В отношении технологий, указанных в пунктах 4.5.1 и 4.5.2, см. также пункт 4.5.1 раздела 2 |
||
1. Пункты 4.5.1 и 4.5.3 не применяются к технологиям обнаружения уязвимостей и реагирования на кибератаку. 2. Пункт 1 настоящего примечания не ограничивает право национального уполномоченного органа страны-экспортера убедиться в соответствии технологий условиям пунктов 4.5.1 и 4.5.3 |
Техническое примечание по определению приведенной пиковой производительности (ППП).
ППП - приведенная пиковая скорость, на которой цифровые ЭВМ выполняют 64-разрядные или более операции сложения и умножения с плавающей запятой.
Сокращения, используемые в настоящем техническом примечании:
n - количество процессоров в цифровой ЭВМ;
i - номер процессора (i, ... n);
ti - время цикла процессора (ti = 1 / Fi);
Ri - пиковая скорость вычисления с плавающей запятой;
Wi - коэффициент согласования с архитектурой.
ППП выражается во взвешенных ТераФЛОПС (ВТ) - триллионах (1012) приведенных операций с плавающей запятой в секунду.
1. Для каждого процессора i определяется максимальное количество 64-разрядных или более операций с плавающей запятой (ОПЗi), выполняемых за цикл каждым процессором цифровой ЭВМ.
При определении ОПЗ учитываются только 64-разрядные или более операции сложения или умножения с плавающей запятой за цикл процессора. Операции, требующие многочисленных циклов, могут быть выражены в дробных результатах за цикл процессора. Для процессоров, неспособных выполнять вычисления с 64-разрядными или более операциями с плавающей запятой, эффективная скорость вычисления R равна нулю.
2. Вычисляется скорость с плавающей запятой R для каждого процессора:
3. Вычисляется ППП следующим образом:
ППП = W1 x R1 + W2 x R2 + ... + Wn x Rn.
4. Для векторных процессоров - Wi = 0,9, для невекторных процессоров - Wi = 0,3.
1. Для процессоров, которые выполняют составные операции в цикле, такие как сложение и умножение, считается каждая операция.
2. Для конвейерного процессора эффективная скорость вычисления R выше конвейерной скорости при загруженном конвейере или неконвейерной скорости.
3. Скорость вычисления R каждого содействующего процессора должна быть рассчитана по его максимальной теоретически возможной величине перед определением ППП всей комбинации процессоров. Одновременные операции считаются таковыми, когда производитель ЭВМ заявляет в руководстве пользователя или документации к ЭВМ о совпадающих, параллельных или одновременных операциях или процессах исполнения процессором команд программы.
4. При вычислении ППП не учитываются процессоры, ограниченные входными/выходными и периферийными функциями (например, дисководы, устройства связи и мониторы).
5. Значения ППП не следует вычислять для комбинаций процессоров, объединенных локальными сетями, глобальными сетями, совместно используемыми соединениями/устройствами ввода/вывода, контроллерами ввода/вывода и любыми коммуникационными соединениями, осуществляемыми при помощи программного обеспечения.
6. Значения ППП должны вычисляться для комбинаций процессоров, содержащих специально разработанные процессоры для повышения производительности путем объединения одновременно работающей и совместно используемой памяти.
1. Объединение всех процессоров и ускорителей, работающих одновременно и расположенных на одной матрице.
2. Комбинации процессоров могут достигаться путем использования электронных сборок, определенных в пункте 4.1.2.3, и используют память, когда любой из процессоров способен получить доступ к любой ячейке памяти в системе посредством передачи аппаратным средством строк кэша или слов памяти без привлечения какого-либо программного механизма.
7. Векторный процессор определяется как процессор со встроенными командами, который выполняет многочисленные вычисления с векторами для операций с плавающей запятой (одномерными 64-разрядными и более массивами) одновременно, имеющий по крайней мере два векторных функциональных устройства и восемь регистров для хранения векторов емкостью по крайней мере 64 элемента каждый.
- Гражданский кодекс (ГК РФ)
- Жилищный кодекс (ЖК РФ)
- Налоговый кодекс (НК РФ)
- Трудовой кодекс (ТК РФ)
- Уголовный кодекс (УК РФ)
- Бюджетный кодекс (БК РФ)
- Арбитражный процессуальный кодекс
- Конституция РФ
- Земельный кодекс (ЗК РФ)
- Лесной кодекс (ЛК РФ)
- Семейный кодекс (СК РФ)
- Уголовно-исполнительный кодекс
- Уголовно-процессуальный кодекс
- Производственный календарь на 2025 год
- МРОТ 2024
- ФЗ «О банкротстве»
- О защите прав потребителей (ЗОЗПП)
- Об исполнительном производстве
- О персональных данных
- О налогах на имущество физических лиц
- О средствах массовой информации
- Производственный календарь на 2024 год
- Федеральный закон "О полиции" N 3-ФЗ
- Расходы организации ПБУ 10/99
- Минимальный размер оплаты труда (МРОТ)
- Календарь бухгалтера на 2024 год
- Частичная мобилизация: обзор новостей